Ericsson AB
Kom till vårt team
Om denna möjlighet:
Drivs du av innovation och är redo att påverka nästa generations högpresterande ASIC:er? Vi söker en Senior ASIC Design Engineer som kombinerar djup teknisk skicklighet med ett strategiskt, helhetsorienterat tänkande. Detta är en roll för någon som trivs med att designa för idag samtidigt som man ser framtidens möjligheter—någon som ser teknologi inte bara som kretsar, utan som plattformar för framtida tillväxt.
Du kommer att vara del av ett kollaborativt, framtidsinriktat team där din expertis kommer att vägleda både pågående projekt och den arkitektoniska riktningen för kommande designer. Vi skalar för framtiden—detta är din chans att lämna ett bestående arv på Ericsson.
Vad du kommer att göra
• Arkitektera och implementera avancerad ASIC IP och delsystem som möjliggör nästa generations trådlösa lösningar.
• Ansvara för RTL-design och verifiering på block- och delsystemnivå, och säkerställa kvalitet från koncept till tape-out.
• Samarbeta nära med verifierings-, fysisk design- och systemteam för robust integration och prestanda.
• Dokumentera arkitekturer, definiera designspecifikationer och föreslå förbättringar för skalbarhet och hållbarhet.
• Leda processförbättringar och driva automatisering för ökad designeffektivitet.
• Handleda ingenjörer och främja en kultur av kunskapsdelning och teknisk excellens.
Kompetens du medför
• Expertis inom RTL-design och mikroarkitektur med Verilog/SystemVerilog, inklusive tillståndsautomater, pipeline och klockhantering.
• God förståelse för funktionella verifieringsmetodologier, inklusive SystemVerilog och UVM.
• God förmåga att samarbeta med verifieringsteam för att utveckla testplaner, assertions och täckningsmodeller.
• Erfarenhet av simulatorer som VCS, Questa och ModelSim för grundlig verifiering och felsökning.
• Skicklighet inom logiksyntes (Synopsys Design Compiler, Cadence Genus) och tidsmässig avslutning med PrimeTime.
• Erfarenhet av att definiera chip-nivå arkitektur, inklusive blockdiagram, AXI/PCIe/Ethernet-protokoll, minneshierarkier och DMA-enheter.
• Kunskap om lågeffektdesigntekniker (UPF/CPF), DFT-metoder (skankedjor, MBIST) och PPA-avvägningar.
• Kunnig inom skriptspråk (Python, Tcl, Perl) för design-automation och systemnivåmodellering.
• Utmärkta kommunikationsfärdigheter, med ledarskap i tvärfunktionella team och handledning av yngre ingenjörer.